dsp builder simulink元件库在哪和simulink里的大体相同吗

介绍了基于A ltera 提供的DSP Builder 开发工具从Simulink 模型自动生成VHDL 代码的一种新的FPGA 设计流程, 并基于此流程实现了一个7 阶F IR 数字低通滤波器

张志亮赵刚,齐星刚 (四川大学電子信息学院四川成都 6 0 6 ) 1 0 5

重新进行仿真验证种开发流程在得到满足系统要求的这 F GA实现之前可能会有很多的迭代反复。只有当 VHD P L模型的仿真和系统级的仿真结果相符之后 HD V L代码才可用来进行下一步的综合和实现。

在数据通信、音处理和图像处理这样的数字信号处语 理 ( S )应用中要處理器具有强大的数据处理能力。 DP需 随着现场可编程门阵列 ( P A) F G器件工艺技术的发展、集成度的提高和价格成本的下降设计人员有了新的选擇,

可采用 F G快速经济地完成设计——不仅可以缩短产 PA 品上市时间、降低开发风险可满足便携式设计所需要还的成本、性能、尺寸等方面嘚要求。结果设计人员利用

更短的时间和更少的开发费用就可以灵活地完成一项 D P的设计。正因如此 P A实现的方案得到了越来越 S FG 多的应用。·

以往的F GA实现 D P的开发流程如图 1示 P S所系统结构设计小组先用 c c等编程语言或 Smuik等图形/” i l n化系统建模仿真工具,建和仿真系统模型及算法等汸搭真正确之后,系统结构的设计方案提交给 F G设计的将 P A

工程师 P A设计的工程师再手工地将系统模型及算法 FG用 VHD (其他硬件描述语言 )来描述。同時创建测试 L或 平台 ( e te c )用来验证自己的 VHD T sb n h, L设计和系统级的仿真结果是否相符当不相符时则需要修改 VHD L设计,并重新进行仿真验证如果 F G实现无法達到系统 P A原定的性能要求,要求对系统模型进行优化或降低性能则要求并根据新的系统模型对 VHDL设计进行修改,后然 收稿日期:2 0 0 0 4— 7—1 7 4

Malb给 PB i r通 d結 i l n t, a用户提供了一个无缝的自上而下的F GA解决方案: P系统结构设计小组可使用 D P B i e S ul r提供的模块在 Smuik d i l n中搭建系统的模型进行仿真可直接从该模型自动哋生并成可综合的VHD L代码,两者的逻辑功能有着一一对应的关系而排除了以前可能而且经常出现的F G实现与从 PA

我要回帖

更多关于 simulink元件库在哪 的文章

 

随机推荐